Tugass Pendahuluan - Percobaan 1

[KEMBALI KE MENU SEBELUMNYA]


1.Kondisi[kembali]

Percobaan 1 Kondisi 6
Buatlah Rangkaian Seperti Percobaan Gambar 1 Dengan Menggunakan D Flip Flop dan Output 8 bit

2. Rangkaian Simulasi[kembali]


3. Video Simulasi[kembali]




4. Prinsip Kerja[kembali]

Pada percobaan 1 ini digunakan rangkaian counter asyncronous.untuk rangkaian ini digunakan D flip- flop yang disusun secara seri sebanyak 8 buah agar mendapatkan output 8 bit.Kaki high SPDT terhubung pada VCC sedangkan kaki low SPDT terhubung ke ground.Pada rangkaian, sinyal CLK hanya terhubung ke pin CLK flip-flop pertama, dan input flip-flop selanjutnya dipengaruhi oleh output flip-flop sebelumnya, yang menyebabkan nilai keluarannya delay.Sebab itu, output berubah tergantung nilai output flip-flop sebelumnya yang menyebakan keluaran output bergantian atau tidak serempak dan nilai dari output random.
        Rangkaian ini terdiri dari delapan D-Flip flop yang terhubung dengan input logika 1 pada setiap pin D dan clock yang sama untuk semua flip-flop. Ketika sinyal clock aktif (rising edge), setiap flip-flop akan mengambil nilai yang ada di input D, yaitu logika 1. Oleh karena itu, setelah clock aktif, semua output flip-flop akan berlogika 1, karena nilai 1 dari input D disimpan dan diteruskan ke output "Q" pada setiap flip-flop secara bersamaan. Hal ini menjelaskan mengapa seluruh output berlogika 1.


5. Link Download
[kembali]

Rangkaian Percobaan klik disini
Video Simulasi Klik Disini
Datasheet Switch klik disini
Datasheet LED klik disini

Komentar

Postingan populer dari blog ini

HOME

Modul 1

HOME