Laporan Akhir 1 (P1.M3)




1. Jurnal
[Kembali]




2. Alat dan Bahan [Kembali]
              1. Panel DL 2203C  
              2. Panel DL 2203D  
              3. Panel DL 2203S 
                                      
                                                                            4. Jumper
3. Rangkaian Simulasi [Kembali]






4. Prinsip Kerja Rangkaian [Kembali]

    Rangkaian ini adalah rangkaian Counter yang dibuat menggunakan 4 buat Flip Flop yang dirangkai secara Asyncronous yang mana clock sumber hanya akan dihubungkan ke FlipFlop pertama, dan untuk outputnya akan dihubungkan ke Clock pada Flip Flop selanjutnya hal ini berlangsung sampai ke flop flop yang terakhir, untuk Flip Flop yang digunakan adalah J-K FF yang dibentuk secara TFlipFlop / penyederhanaan dari JKFF, karena flip flop bekerja saat falling jadi frekuensi output hanya akan bernilai setengah dari frekuensi inputnya

5. Video Rangkaian [Kembali]



6. Analisa [Kembali]
      Percobaan 1
1. Analisa apa yang terjadi pada rangkaian percobaan 1 ketika input SR nya dihubungkan ke ground ketika SR aktif low ?
Jawab:
input SR Aktif Rendah: Ketika SR aktif rendah, berarti SR akan bekerja atau mengaktifkan kondisi reset ketika nilainya rendah (0). Dengan kata lain, input SR yang bernilai 0 akan mengatur setiap flip-flop ke kondisi reset atau logika 0.
  • Menghubungkan SR ke Ground (0V): Jika input SR dihubungkan langsung ke ground (0V), berarti input SR selalu berada dalam kondisi rendah (0), yang akan mengaktifkan fungsi reset secara permanen. Akibatnya, setiap flip-flop di dalam rangkaian akan selalu di-reset.

  • Output Counter Selalu Nol: Karena semua flip-flop selalu dalam keadaan reset, nilai output dari semua flip-flop (Q0, Q1, Q2, dan Q3) akan selalu berada pada logika 0. Dengan kata lain, counter tidak akan dapat menghitung atau mengubah nilai hitungan dari 0 ke nilai lain, karena setiap kali ada sinyal clock yang masuk, flip-flop akan segera di-reset kembali ke 0.

  • 2.Apa yang terjadi jika output Q' masing masing Flip Flop dihubungkan ke input clock flip flop selanjutnya?
    Jawab:
    Urutan Hitungan Menjadi Terbalik (Countdown): Dengan menghubungkan output Q bar sebagai input clock untuk flip-flop berikutnya, urutan hitungan akan menjadi countdown (mundur) daripada count up (naik). Ini berarti, alih-alih menghitung dari 0 hingga 15 dalam biner (0000 hingga 1111), rangkaian counter akan menghitung mundur dari 15 ke 0 (1111 hingga 0000).
    Jika pada umumnya yang dihubungkan ke clock selanjutnya adalah output Q nya maka akan disebut counter up jika nilai Q'nya yang dihubungkan maka akan disebut counter down, jika kedua output dari input sebelumnya di gabungkan ke input FF selanjutnya maka rangkaian akan ERROR karena Q dan Q' terhubung ke CLK yang sama
        
    7. Link Download [Kembali]

        Rangkaian Proteus klik disini
        Video Simulasi klik disini
        HTML klik disini
        Datasheet Switch klik disini
        Datasheet IC 7474 klik disini
        Datasheet IC 74LS112 klik disini
        Datasheet SPDT klik disini
        Datasheet Switch klik disini


    Komentar

    Postingan populer dari blog ini

    HOME

    Modul 1

    HOME