Laporan Akhir 1 (M2)
- Panel DL 2203C
- Panel DL 2203D
- Panel DL 2203S
Pada rangkaian ini menggunakan 2 buah flip flop yaitu :
D Flip-Flop (U1 menggunakan IC 7474) Dan JK Flip-Flop (U2 menggunakan IC 74LS112)
Komponen dalam rangkaian :
B0, B1, B2, B3, B4,B5,: Saklar ini berfungsi sebagai input manual untuk memberikan logika 1 atau 0 ke flip-flop.
CLK: Input clock (B3)(B6) yang mengontrol kapan flip-flop akan membaca nilai pada input dan memperbarui nilai pada output Q.
J dan K: Input logika yang diatur melalui saklar
CLK: Clock yang mengendalikan kapan output akan berubah, tergantung pada nilai J dan K.
1. D Flip-Flop (U1, IC 7474)
D flip-flop adalah flip flop yang memiliki satu input utama, yaitu D, dan satu input clock (CLK). Pada flip-flop ini, nilai data pada input D akan diteruskan ke output Q pada tepi naik (rising edge) dari sinyal clock.
- Prinsip Kerja D Flip-Flop:
Ketika clock memberikan sinyal naik (rising), flip-flop akan mengambil nilai dari input D.
Nilai D ini akan ditransfer ke output Q.
Jika D = 1 pada saat clock naik, maka Q akan menjadi 1, dan jika D = 0, maka Q akan menjadi 0.
2. JK Flip-Flop (U2, IC 74LS112)
JK flip-flop memiliki dua input utama, yaitu J dan K, serta satu input clock CLK. JK flip-flop merupakan jenis flip-flop yang lebih fleksibel dibandingkan SR flip-flop karena mengatasi kondisi tidak stabil.
- Prinsip Kerja JK Flip-Flop:
J = 0, K = 0: Output tidak berubah (hold).
J = 0, K = 1: Output di-reset menjadi 0.
J = 1, K = 0: Output di-set menjadi 1.
J = 1, K = 1: Output akan toggle, yaitu beralih dari 0 ke 1 atau dari 1 ke 0 pada tepi naik clock.
Prinsip Kerja Keseluruhan Rangkaian:
D flip-flop (U1) akan menyimpan nilai data dari input D (diatur oleh saklar) ketika sinyal clock diterima. Output dari flip-flop ini akan diteruskan ke rangkaian lain sesuai dengan desain.
JK flip-flop (U2) juga dipicu oleh sinyal clock. Berdasarkan nilai input J dan K, output Q akan berubah sesuai dengan kondisi tabel kebenaran JK flip-flop (hold, set, reset, atau toggle).
Input R dan S adalah input yang ada karena dasar dari rangkaian Flip Flop adalah rangkaian R-S Flip Flop. Jika nilai R atau S bernilai 0 maka, input yang diberikan pada J-K tidak akan berpengaruh karena input RS ada pada akhir rangkaian sehingga mempengaruhi hasil akhir dari output
Untuk melakukan analisis input dan output pada percobaan 1 dengan tabel kondisi input dan output untuk J-K Flip Flop dan D Flip Flop, kita akan melihat masing-masing baris pada tabel.
Baris 1 (No. 1)
- Input:
- B6, B5, B4, B3, B2: X (don't care)
- B1 = 1
- B0 = 0
- Output:
- J-K Flip-Flop: ,
- D Flip-Flop:
Baris 2 (No. 2)
- Input:
- B6, B5, B4, B3: X (don't care)
- B1 = 0
- B0 = 1
- Output:
- J-K Flip-Flop: ,
- D Flip-Flop:
Baris 3 (No. 3)
- Input:
- B6, B5, B4, B3, B2: X (don't care)
- B1 = 0
- B0 = 0
- Output:
- J-K Flip-Flop: ,
- D Flip-Flop:
Baris 4 (No. 4)
- Input:
- B6 = 0
- B5 = 0
- B4 = 0
- B3 = pulsa (logika berdenyut)
- B1 = 1
- B0 = 1
- Output:
- J-K Flip-Flop: ,
- D Flip-Flop:
Baris 5 (No. 5)
- Input:
- B6 = 1
- B5 = 1
- B4 = 1
- B3 = pulsa
- B1 = 0
- B0 = 1
- Output:
- J-K Flip-Flop: ,
- D Flip-Flop:
Baris 6 (No. 6)
- Input:
- B6 = 0
- B5 = X (don't care)
- B4 = 0
- B3 = pulsa
- B1 = 1
- B0 = 1
- Output:
- J-K Flip-Flop: ,
- D Flip-Flop:
Baris 7 (No. 7)
- Input:
- B6 = - (tidak ada nilai)
- B5 = - (tidak ada nilai)
- B4 = 1
- B3 = pulsa
- B1 = 1
- B0 = 1
- Output:
- J-K Flip-Flop: dan toggle (berubah-ubah)
Komentar
Posting Komentar